Àüüº¸±â ±¤°í/¼Ò¼È¸¶ÄÉÆà ±â¼ú/ÇÁ·Î±×·¡¹Ö ±×·¡ÇÈ/µðÀÚÀÎ
¹®¼­/ÀÛ¹®/Å뿪 ±³À°/ÆÁ/³ëÇÏ¿ì ºñÁî´Ï½º »óÇ°/¼±¹°
»ýÈ°/À繫/ÀçÅ×Å© ´ëÇà/½ÉºÎ¸§ ¿©Çà/ƼÄÏ ¿À¶ô/°ÔÀÓ
À½¾Ç/¼º¿ì/µ¿¿µ»ó üÇè/Àç¹Ì ´ë¿©¼­ºñ½º ½Ä±ÇÆǸÅ
ƼÄÏÆǸŠµµ¼­ÆǸŠ·¹Æ÷Æ® ³í¹®ÀÚ·á
¿µ¾îÀÚ·á ¹®¼­ÀÚ·á µðÀÚÀÎÀÚ·á ½ÃÇèÀÚ·á
Ãë¾÷ÀÚ·á ±âŸ
Àç´É ¿äûÁ¤º¸
 
dgll 
µî·ÏÀÏ : 2024-05-27
100,000¿ø¿¡ verilog °ÔÀÓ ÄÚµåÀÛ¼º ÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
Qowk 
µî·ÏÀÏ : 2023-12-10
50,000¿ø¿¡ Verilog ÇÁ·ÎÁ§Æ®ÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
Ã¥ÇÓ±â 
µî·ÏÀÏ : 2023-11-17
50,000¿ø¿¡ º£¸±·Î±× ½ºÅ¾¿öÄ¡ ÄÚµùÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
¹è¸±·Ï 
µî·ÏÀÏ : 2023-08-19
200,000¿ø¿¡ C++ ÇÁ·Î±×·¡¹Ö °ú¿ÜÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
¹è¸±·Ï 
µî·ÏÀÏ : 2023-04-11
100,000¿ø¿¡ verilog ÀÛ¼ºÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
Çö¿ì¼±»ý 
µî·ÏÀÏ : 2023-03-22
200,000¿ø¿¡ ¿Â¶óÀÎ ÀÚ°Ý(Æò°¡) ½ÃÇè »çÀÌÆ® Á¦ÀÛ¿äû(ºñ¿ë ³íÀÇ)ÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
Çö¿ì¼±»ý 
µî·ÏÀÏ : 2023-03-22
5,000¿ø¿¡ ÀÚ°ÝÁõ(»óÀå) µðÀÚÀÎ ¿äûÇØÁÖ¼¼¿ä.
±×·¡ÇÈ/µðÀÚÀÎ
 
¤»¤·¤·¤·¤» 
µî·ÏÀÏ : 2022-12-06
10,000¿ø¿¡ Verilog ÄÚµùÁ»ÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
¹Ù±¸½º 
µî·ÏÀÏ : 2022-10-04
5,000¿ø¿¡ »ç¾÷ °èȹ¼­ ÀÛ¼º ¿äûÇØÁÖ¼¼¿ä.
*
 
stylebymiin 
µî·ÏÀÏ : 2022-02-21
8,000¿ø¿¡ ¿©¼ºÀÇ·ù »ó¼¼ÆäÀÌÁö Á¦ÀÛÇØÁÖ¼¼¿ä.
±×·¡ÇÈ/µðÀÚÀÎ
 
»ì·ÁÁÖ¼¼¿äÁ¦¹ß 
µî·ÏÀÏ : 2021-05-20
50,000¿ø¿¡ 8ºñÆ® °è»ê±â – 7 Segment ¼³°èÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
boy2 
µî·ÏÀÏ : 2021-04-22
200,000¿ø¿¡ VHDL ÄÚµùÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
ÀߺÎŹµå¸³´Ï´Ù 
µî·ÏÀÏ : 2021-01-19
50,000¿ø¿¡ VHDL, Multisim °¡´ÉÇѺÐÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
ÀÌ°Ô¹«½¼ 
µî·ÏÀÏ : 2020-12-11
30,000¿ø¿¡ verilog¸¦ ÀÌ¿ëÇؼ­ 7segment »çÄ¢¿¬»ê °è»ê±â¸¦ ¸¸µé¾îÁÖ¼¼¿ä.ÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö
 
¶ó¶ó¶ó¶ö 
µî·ÏÀÏ : 2020-12-08
20,000¿ø¿¡ modelsimÀ» ÀÌ¿ëÇÏ¿© 4bit carry look ahead verilogÄÚµå ÀÛ¼ºÇØÁÖ¼¼¿ä.
±â¼ú/ÇÁ·Î±×·¡¹Ö

   1 2 3 4 5   

¨Ï FACTIONCOMPANY Corp.
All rights reserved.